您的位置:首页 > 其它

LVDS转TTL稳定方案-国腾GM8284DD芯片

2018-01-30 09:06 405 查看
GM8284DD 型 28 位 LVDS 图像收器主要用于视频/图像传输中的接收部分,实现的功能是将高速串行 LVDS 信号解码为并行 TTL 数据,完成数据的解码功能。该器件可将 4 对串行
LVDS 差分信号在时钟信号作用下,解码为 28 位并行数据输出。
本器件片内集成锁相环模块,锁相环输入频率范围 20MHz~ 85MHz。本器件与

 

DS90CR286、DS90CR288 、DS90CF384、DS90CF384A、SN75LVDS82、SN65LVDS94 和 DS90CF386 兼容,与 DS90CF384,DS90CF386,SN65LVDS94,SN75LVDS82
功能兼容,并可与 GM8283C , DS90CR285 , DS90CR287 , DS90CF383 , DS90C383 ,
DS90C385 ,SN65LVDS93,SN75LVDS81,SN75LVDS83 配对使用。
 

2 特征
 

a) 工作温度范围:-40℃~85℃;

 

b) 电源电压:3.0V~3.6V;c)
锁相环内部全集成,无需外部元件;d)
通道解压比:4:28;

 

e) 输入信号:满足 EIA/TIA-644 标准的 4 路 LVDS 数据流和 1 路 LVDS 时钟信号;f) 输出信号:28 bits LVTTL/LVCMOS 数据和 1 路 LVTTL/LVCMOS 时钟信号;g) 输入时钟频率:20MHz~85MHz;h) 总数据率:2380Mbps;i) 封装形式:TSSOP56;j) 器件等级:工业级;k) ESD 能力:4000V(HBM);

 本器件主要包括 LVDS 接收器模块(LVDS Receiver)、锁相环模块(DLL)、关断模块(Shutdown)、解串器模块(Deserializer)以及时钟缓冲模块。LVDS 接收器模块包括了 5 组 LVDS 接收器单元电路,它可以将接收到的
4 路 LVDS 数据信号和 1 路时钟信号一起转化为 CMOS 信号输出。解串器模块 Deserializer 包括 4 组
7 bit 移位寄存器,这 4 组寄存器并行载入 CMOS 信号后,在多相时钟(由锁相环产生的相对于输入时钟延迟一个时钟周期)的触发下将数据移出,同时将时钟信号与数据信号同步后输出。关断模块(Shutdown)可使器件进入低功耗状态。在实际设计中,关断电路分布于其它各模块电路中。

 使能信号设置:

 a)  PWR DWN =VCC;

 

5 参数指标
 

5.1 极限工作条件
 

a)电源电压(VCC): -0.5V~4V

 

b) 输入电压 (VI): -0.5V~3.8V
 

c) 输出电压 (VO):-0.5V~3.8V
 

d) 引线耐焊接温度(Th)(10s):260℃
 

e) 贮存温度(Tstg):-55℃~125℃
 

5.2 推荐工作条件
 

a)电源电压(VCC): 3.3V

 

b) 使能输入高电平电压 (VIH): 2V~VCC
 

c) 使能输入高电平电压 (VIL):GND~0.8V
 

d) 输入时钟周期(tCIP):11.76ns~50ns
 

e) 差分输入共模电压(VIC):0V~2.4V
 

工作温度(TA):-40℃~85℃

 l) 适合 VGA,SVGA,SXGA(dual pixel),UXGA(dual pixel)等格式的数据传输。
内容来自用户分享和网络整理,不保证内容的准确性,如有侵权内容,可联系管理员处理 点击这里给我发消息
标签: