Altera Stratix V FPGA硬件加速平台
2017-09-22 18:06
211 查看
一、板卡主要硬件参数:
1.FPGA:Altera Stratix® V GX FPGA 5SGXEA7N2F45C2N
2.FPGA的配置
1)板载USB Blaster下载线或者JTAG口
2)基于MAXII CPLD和并行FLASH的Fast
passive parallel(FPPx32)配置
3.时钟系统
1)一路有源晶振时钟
2)两片可定制时钟芯片IDT5P49V5901
3)两片可编程时钟芯片Si570预留
4.板载存储器
1)2条DDR3 SO-DIMM SDRAM,每条最高可支持到8GB
2)4片QDRII+ SRAM
3)FLASH
4)E2PROM
5.通信接口
1)4路SPF+,每路最高可支持到10.0125Gbps
2)2路SATA
3)1路RS232
4)PCIex8支持PCIe Gen1、PCIe Gen2、PCIe Gen3
6.板卡尺寸:219.17x103.39mm
应用领域:
◆ Open CL高性能计算
◆ 高速数据采集
◆ 高速串行通讯
◆ 高频交易
相关文章推荐
- Xilinx Altera FPGA中的逻辑资源(Slices VS LE)比较
- Altera FPGA(三)
- 【设计分享】Altera FPGA及Quartues应用小实例
- altera fpga 芯片中 pin 和 pad 区别
- xilinx和altera的fpga的不同之处!----如果不知道,你将为之付出代价! --转载
- 深度学习FPGA实现基础知识3(Altera与百度展开合作在云数据中心使用FPGA加速)
- Altera FPGA学习
- FPGA测试文件的生成和modelsim altera仿真器的关联
- 代友招聘杭州某知名企业招聘研发测试工程师 C++,JAVA,DSP,xilinx/altera FPGA,CMM等职位
- altera fpga完美使用FFT
- 关于altera fpga的io时序优化问题
- 246-基于TI DSP TMS320C6678、Altera FPGA的CPCI处理卡
- FPGA笔记 Altera Cyclone系列FPGA资源介绍
- ALTERA系列FPGA时序分析(二)
- Altera_FPGA的设计流程总结
- 【小梅哥FPGA进阶学习之旅】基于Altera FPGA 的DDR2+千兆以太网电路设计
- Altera Arria 10 FPGA硬件加速卡
- Altera_FPGA时序约束及设计优化
- 关于ALTERA的FPGA的弱上拉问题
- FPGA基础知识2(Xilinx Altera FPGA中的逻辑资源 --Slices VS LE比较)