关于FPGA的一些你必须知道的概念
2017-09-18 11:45
337 查看
前仿真也称为功能仿真,主旨在于验证电路的功能是否符合设计要求,其特点是不考虑电路门延迟与线延迟,主要是验证电路与理想情况是否一致。可综合FPGA代码是用RTL级代码语言描述的,其输入为RTL级代码与Testbench.
后仿真也称为时序仿真或者布局布线后仿真,是指电路已经映射到特定的工艺环境以后,综合考虑电路的路径延迟与门延迟的影响,验证电路能否在一定时序条件下满足设计构想的过程,是否存在时序违规。其输入文件为从布局布线结果中抽象出来的门级网表、Testbench和扩展名为SDO或SDF的标准时延文件。SDO或SDF的标准时延文件不仅包含门延迟,还包括实际布线延迟,能较好地反映芯片的实际工作情况。一般来说后仿真是必选的,检查设计时序与实际的FPGA运行情况是否一致,确保设计的可靠性和稳定性。选定了器件分配引脚后在做后仿真。
转载请注明出处:NingHeChuan(宁河川)
个人微信订阅号:开源FPGANingHeChuan
如果你想及时收到个人撰写的博文推送,可以扫描左边二维码(或者长按识别二维码)关注个人微信订阅号
知乎ID:NingHeChuan
微博ID:NingHeChuan
原文地址:http://www.cnblogs.com/ninghechuan/p/7542301.html
后仿真也称为时序仿真或者布局布线后仿真,是指电路已经映射到特定的工艺环境以后,综合考虑电路的路径延迟与门延迟的影响,验证电路能否在一定时序条件下满足设计构想的过程,是否存在时序违规。其输入文件为从布局布线结果中抽象出来的门级网表、Testbench和扩展名为SDO或SDF的标准时延文件。SDO或SDF的标准时延文件不仅包含门延迟,还包括实际布线延迟,能较好地反映芯片的实际工作情况。一般来说后仿真是必选的,检查设计时序与实际的FPGA运行情况是否一致,确保设计的可靠性和稳定性。选定了器件分配引脚后在做后仿真。
转载请注明出处:NingHeChuan(宁河川)
个人微信订阅号:开源FPGANingHeChuan
如果你想及时收到个人撰写的博文推送,可以扫描左边二维码(或者长按识别二维码)关注个人微信订阅号
知乎ID:NingHeChuan
微博ID:NingHeChuan
原文地址:http://www.cnblogs.com/ninghechuan/p/7542301.html
相关文章推荐
- java学习之二——关于java你必须知道的一些常识
- 你需要知道的关于神经网络的一些概念
- 关于汽车一些您必须知道的知识
- 关于IOS越狱和解锁必须知道的一些事情
- 你必须知道的关于javascript的一些问题
- 关于DB In-Memory Option你必须知道的17个问题
- 您必须知道的WINDOWS XP的一些小秘密
- 关于Java协程和Kilim的一些概念
- 转:有关PowerShell脚本你必须知道的十个基本概念
- 你必须知道的C#的25个基础概念(附演示)
- 关于网络编程的一些概念
- 【转】关于个人知识管理(PKM)的一些基本概念
- 关于一些 MYSQL中的字符集概念
- 关于加密的一些概念
- 关于RAID与SCSI的一些基本概念
- FPGA你必须知道的那些事儿
- Linux 关于动态链接库以及静态链接库的一些概念
- 开发J2ME应用必须知道的一些问题
- 关于HTML5你必须知道的28个新特性,新技巧以及新技术
- 苹果强制使用HTTPS传输了怎么办?——关于HTTPS,APP开发者必须知道的事