[原创][FPGA]Quartus实用小技巧(长期更新)
2016-01-28 11:21
471 查看
0. 简介
在使用Quartus软件时,经常会时不时的发现一些小技巧,本文的目的是总结所查阅或者发现到的小技巧,本文长期更新。1. Quartus中的模板功能
最近在Quartus II的菜单里找到了一个好去处:language template。在Edit -> Insert Template下可以看到Verilog HDL、SystemVerilog、VHDL、AHDL、Quartus II TCL、TCL的语言模板。
在Verilog HDL下面,可以找到基本的逻辑操作符、基本语言结构,甚至是完整的设计。
其中的基本语言结构和操作符可用来在编程时参考,而完整的设计作为自学语言的实例是再好不过了。这些完整的设计不仅仅是语法上结构完整,其书写格式、参数化、注释都很标准,从中可以学到许多优秀的编码风格和特殊功能的描述方法。
比如,双端口RAM的描述中就有关于读写同时操作时,读取返回的值是新值还是旧值的区别,采用阻塞和非阻塞赋值就可以在综合后的代码中得到这样的差别。
2. 待更新
相关文章推荐
- 日志模块logging使用心得
- mac
- Winbond Trusted Platform Module 1.2 驱动安装解决办法详解
- JavaScript统计字符串中每个字符出现次数完整实例
- win8环境python3.5安装lxml
- 从一段代码看fork()函数及其引发的竞争
- 6.1 Controllers -- Introduction
- iOS项目的架构分类
- 前端CSS规范
- CSS中margin-top属性失效问题解决
- JavaScript btoa atob
- 设计模式(二)----- 抽象工厂(AbstractFactory)----(JAVA版)
- 欢迎使用CSDN-markdown编辑器
- 正则表达式在性能测试中的应用(续)
- android图像绘制获取本地图片或拍照图片等图片资源
- SURF算法
- python2.7_1.13_编写一个SNTP客户端
- linux-cat
- 安卓内存泄露之context使用不当
- 一筐鸡蛋的计算方式