Makefile自动生成依赖性
2015-08-10 16:43
197 查看
在 Makefile 中, 我们的依赖关系可能会需要包含一系列的头文件,如果是一个比较大型的工程,你必需清楚哪些 C 文件包含了哪些头文件,并且,你在加入或删除头文件时,也需要小心地修改 Makefile,这是一个很没有维护性的工作。
为了避免这种繁重而又容易出错的事情,我们可以想办法让Makefile自动生成依赖性,有点曲线救国的意思。
Makefile生成自动依赖的方法有两种:
1. 将所有.o文件的依赖关系写入单独文件,然后在Makefile中调用该文件(已过时,因为一旦有一个更新了,那么.depend整个文件都会被更新)
2. 每个.c文件对应一个.d文件,将依赖关系写入.d文件中。(没有改变过的.c文件不会更新.d文件,也不会更新.o文件)
一、对于第一种方法,Makefile的写法如下:
二、为每个.c文件生成对应的.d文件,Makefile写法如下:
为了避免这种繁重而又容易出错的事情,我们可以想办法让Makefile自动生成依赖性,有点曲线救国的意思。
Makefile生成自动依赖的方法有两种:
1. 将所有.o文件的依赖关系写入单独文件,然后在Makefile中调用该文件(已过时,因为一旦有一个更新了,那么.depend整个文件都会被更新)
2. 每个.c文件对应一个.d文件,将依赖关系写入.d文件中。(没有改变过的.c文件不会更新.d文件,也不会更新.o文件)
一、对于第一种方法,Makefile的写法如下:
#file start CC = gcc SRCS := $(wildcard *.c) OBJS := $(patsubst %.c,%.o, $(SRCS)) all: main main: $(OBJS) $(CC) -o main $(OBJS) .depend: $(SRCS) @$(CC) -MM $(SRCS) > $@ sinclude .depend clean: rm -f *.o .depend main #file end
二、为每个.c文件生成对应的.d文件,Makefile写法如下:
#file start SOURCES = $(wildcard *.c) OBJS := $(patsubst %.c,%.o, $(SOURCES)) all: main %.d: %.c @set -e; rm -f $@; / #删除.d文件 $(CC) -MM $< > $@.4个$; / #生成.d.4个$临时文件,4个$表示随机编号 sed 's,\($*\)\.o[ :]*,\1.o $@ : ,g' < $@.4个$ > $@; / #将生成的.d.4个$文件中的,所有$*标记为 1,"1.o:"匹配的内容更改为$*.o $*.d : *** rm -f $@.4个$ #删除临时文件 sinclude $(SOURCES:.c=.d) main:$(OBJS) $(CC) -o main $(OBJS) clean: rm -f *.o test *.d #file end
相关文章推荐
- Linux/Unix环境下的Make和Makefile详解
- Python实现生成简单的Makefile文件代码示例
- (转)自动生成 Makefile 的全过程详解
- u-boot的Makefile分析
- 关于linux模块驱动简单的Makefile
- 编译单个驱动的Makefile文件。
- makefile完全教程
- Linux内核Makefile文件
- Linux内核的Makefile
- Makefile 文件的相关知识(2)
- 使用AutoMake轻松生成Makefile
- 学习写 Makefile
- makefile之环境变量MAKEFILES
- 一起写 Makefile
- u-boot的Makefile分析435557749
- MakeFile
- MakeFile详解
- Linux内核makefile解析
- linux 2.6内核makefile分析
- makefile经典实例