您的位置:首页 > 其它

Cadence全系列工具简介

2015-02-03 09:55 267 查看
Cadence 是一个大型的EDA 软件,它几乎可以完成电子设计的方方面面,包括ASIC 设计、FPGA 设计和PCB 板设计。Cadence 在仿真、电路图设计、自动布局布线、版图设计及验证等方面有着绝对的优势。Cadence 包含的工具较多几乎包括了EDA 设计的方方面面。下面主要介绍其产品线的范围。
1、板级电路设计系统。
包括原理图输入、生成、模拟数字/混合电路仿真,fpga设计,pcb编辑和自动布局布线mcm电路设计、高速pcb版图的设计仿真等等。包括:
(1) Concept HDL原理图设计输入工具, 有for NT和for Unix的产品。
(2) Check Plus HDL原理图设计规则检查工具。(NT & Unix)
(3) Allegro Expert专家级PCB版图编辑工具 (NT & Unix)
(4) SPECTRA Expert AutoRouter 专家级pcb自动布线工具
(5) SigNoise信噪分析工具
(6) EMControl 电磁兼容性检查工具
(7) Synplify FPGA / CPLD综合工具
(8) HDL Analyst HDL分析器
(9) Advanced Package Designer先进的MCM封装设计工具
2、Alta系统级无线设计
这部分包括:
(1) SPW (Cierto Signal Processing Work System)信号处理系统。

可以说,spw包括了matlab的很多功能,连demo都有点象。它是面向电子系统的模块化设计、仿真和实现的环境。它的通常的应用领域包括无线和有线载波通信、多媒体和网络设备。在进行算法设计、滤波器设计、c
Code生成、软/硬件结构联合设计和硬件综合的理想环境。

它里面非常有意思的就是信号计算器。
(2) HDS (Hardware Design System)硬件系统设计系统

它现在是SPW的集成组件之一。包括仿真、库和分析扩展部分。可以进行spw的定点分析行为级和rtl级的代码生成。
(3) Mutimedia多媒体 (Multimedia Design Kit)

它可以进行多媒体应用的设计,包括电视会议系统、数字电视等等以及任何种类的图象处理系统的设计。
(4) 无线技术Wireless(IS-136 Verification Environment)

无线电技术标准系统级验证工具,可以在系统级的抽象层上生成、开发和改进遵守IS-54/136 标准的信号处理算法。在完成硬件结构设计后,就可以使用hds直接生成可综合的hdl描述和相应的标准检测程序(testbench)。
(5) IS-95无线标准系统级验证

同上。
(6) BONeS网络协议分析和验证的设计工具。

它是一套软件系统,专门用来做多媒体网络结构和协议的设计的。可以用来快速的生成和分析结构单元之间的信息流的抽象模型,并建立一个完整的无线网络的运作模型。例如,用户可以改进atm转换器的算法,并建立其基于微处理器包括高速缓存和内存和总线、通信处理方法的应用模型。
(7) VCC 虚拟协同设计工具包

它是用来进行基于可重用的ip核的系统级设计环境。
3、逻辑设计与验证(LDV)
LDV包括的模块有:
(1) verilog-xl仿真器
(2) Leapfrog VHDL仿真器

支持混合语言的仿真,其vhdl语言的仿真是通过编译后仿真,加快了速度。
(3) Affirma NC Verilog仿真器

(续致信网上一页内容);其主要的特点是适合于大系统的仿真。
(4) Affirma NC VHDL仿真器

适用于VHDL语言的仿真。
(5) Affirema 形式验证工具--等价检验器
(6) Verifault-XL 故障仿真器

用来测试芯片的可测性设计的。
(7) VeriSure代码覆盖率检查工具
(8) Envisia Build Gates 综合工具
4、时序驱动的深亚微米设计
Cadence 的底层软件有:
(1) 逻辑设计规划器。

这是用于设计早期的规划工具。其主要用途是延时预测、生成供综合工具使用的线路负载模型。这个工具是用来在物理设计的早期象逻辑设计者提供设计的物理信息。
(2) 物理设计规划器。

物理设计的前期规划。对于大型设计而言,物理设计的前期规划非常重要。很多流程中,在前期的物理规划(floorplan)结束后,就需要一次反标验证设计的时序。

(3) SE (Silicon Ensemble)布局布线器

se是一个布局布线的平台,它可以提供多个布局布线及后期处理软件的接口。
(4) PBO Optimization基于布局的优化工具
(5) CT-GEN 时钟树生成工具
(6) RC参数提取 HyperRules规生成,HyperExtract RC提取,RC简化,和delay计算
(7) Pearl静态时序分析

Pearl 除了界面友好的特点外,还有就是可以和spice仿真器交换数据来进行关键路径的仿真。
(8) Vampire验证工具
5、全定制ic设计工具
这部分的工具包括:
(1) Virtuos Schematic Composer : IC Design Entry

它是可以进行混合输入的原理图输入方式。支持 vhdl/hdl语言的文本输入。
(2) Affirma Analog DEsign Environment

这是一个很好的混合信号设计环境
(3) Virtuos Layout Editor版图编辑

它支持参数化单元,应该是一个很好的特性。
(4) Affirma Spectra

高级电路仿真器和hspice一类的仿真器。
(5) Virtuoso Layout Synthesizer

直接的layout生成工具,小规模设计环境
(6) Assura验证环境,包括diva

(7) dracula验证和参数提取包
(8) ICCragtsman 布局设计的环境。

在面向ip的设计中比较合适。
内容来自用户分享和网络整理,不保证内容的准确性,如有侵权内容,可联系管理员处理 点击这里给我发消息
标签: