为什么实时时钟的晶振都是32.768KHZ呢
2012-12-09 13:05
323 查看
原来我也只知道实时时钟就应该用32.768KHZ的晶振但不知道为什么,今天突然想知道为什么就查了查,搞懂了,写下来,为了积累,为了分享。
1.
振荡电路用于实时时钟RTC,对于这种振荡电路只能用32.768KHZ 的晶体晶体被连接在OSC3 与OSC4 之间而且为了获得
稳定的频率必须外加两个带外部电阻的电容以构成振荡电路。
2.原因
32.768KHZ的晶振产生的振荡信号经过石英钟内部分频器进行15次分频后得到1HZ秒信号,即秒针每秒中走一下,石英钟内
部分频器只能进行15次分频,要是换成别的频率的晶振,15次分频后就不是1HZ的秒信号,钟就不准了。
32.768K=32768=2的15次方,数据转换比较方便、精确。
以上的文字是我在网上找到的,刚开始看的时候有几点不太明白,我相信以后有像我这样的新手再看得话也会有些疑问,在此我想对上文做一点个人浅薄的说明:
1、上图中晶振旁边的电阻是可有可无的,所以你看到别的实时时钟电路中没有那个电阻也不要怀疑。
2、上文原因中所说的32.768KHZ的晶振产生的振荡信号经过石英钟内部分频器进行15次分频后得到1HZ秒信号中的15次分频具体的说是15次二分频,也就是说32768/2/2/2/2/2/2/2/2/2/2/2/2/2/2/2 = 1HZ 也就是1s的时间,其实我们也可以用的晶振比如:65.536KHZ,只是要经过16次2分频才是1HZ(1s)。所以我们只要把石英钟内部的分频器换成只能进行16次二分频就一切OK了,,,,,,
1.
振荡电路用于实时时钟RTC,对于这种振荡电路只能用32.768KHZ 的晶体晶体被连接在OSC3 与OSC4 之间而且为了获得
稳定的频率必须外加两个带外部电阻的电容以构成振荡电路。
2.原因
32.768KHZ的晶振产生的振荡信号经过石英钟内部分频器进行15次分频后得到1HZ秒信号,即秒针每秒中走一下,石英钟内
部分频器只能进行15次分频,要是换成别的频率的晶振,15次分频后就不是1HZ的秒信号,钟就不准了。
32.768K=32768=2的15次方,数据转换比较方便、精确。
以上的文字是我在网上找到的,刚开始看的时候有几点不太明白,我相信以后有像我这样的新手再看得话也会有些疑问,在此我想对上文做一点个人浅薄的说明:
1、上图中晶振旁边的电阻是可有可无的,所以你看到别的实时时钟电路中没有那个电阻也不要怀疑。
2、上文原因中所说的32.768KHZ的晶振产生的振荡信号经过石英钟内部分频器进行15次分频后得到1HZ秒信号中的15次分频具体的说是15次二分频,也就是说32768/2/2/2/2/2/2/2/2/2/2/2/2/2/2/2 = 1HZ 也就是1s的时间,其实我们也可以用的晶振比如:65.536KHZ,只是要经过16次2分频才是1HZ(1s)。所以我们只要把石英钟内部的分频器换成只能进行16次二分频就一切OK了,,,,,,
相关文章推荐
- 为什么实时时钟的晶振都是32.768KHZ呢
- 为什么实时时钟的晶振都是32.768KHZ呢
- 单片机系统时钟与实时时钟有什么区别?为什么有的系统时钟晶振使用12M,而实时时钟使用32.768K
- 电路设计_为什么晶振的频率是32.768kHz?
- 32.768KHZ时钟晶振在电子产品中起到的重要作用
- RTI(实时时钟中断)
- 为什么vector capacity 自增长都是2倍这样增加?
- 音量(DB)为什么都是负值
- 我们看到的网页都是从服务器实时来的吗?
- VxWorks for x86系统中实时时钟的应用
- 为什么CPU时钟频率在过去5年里没有增加?
- 晶振、时钟信号、锁相环、分频器
- S3C 2440 RTC 实时时钟 (miniarm 2440 )
- 用 Canvas 绘制实时时钟
- GET和POST有什么区别?及为什么网上的多数答案都是错的。
- Exynos4412裸机开发 —— RTC 实时时钟单元
- ACM-ICPC 长沙现场赛 C 题 ZOJ3728(为什么我A过的数学题都是水题T_T)
- html5的canvas实现实时时钟
- 为什么程序员都是夜猫子
- linux 实时时钟(RTC)驱动