您的位置:首页 > 其它

FPGA_Embedded_9_26

2012-09-30 10:02 211 查看
FPGA design from scratch-Part 38

writing software for our embedded system

writing a software device driver

software development overview

device driver programmer guide

platform specification format reference mannal

microprocessor driver definition(MDD)

Tcl -Tool Command Language

libraries and driver generation

device driver architecture

xparameters.h

software driver source code

source code repository

software device drivers used

sdk project directory

header source file

xgpio.h and xgpioI.h

configuration table xgpio_g.c

adding the ETC software device driver

线阵CCD

面阵CCD

CMOS

sensor

YUV 4:2:2(16bit)

RGB565(16bit)

RGB(24bit)

PC+图像采集卡(A/D FPGA SRAM)

DSP+CPLD(FPGA)

ARM

CVBS -> a.模拟输入控制寄存器

RGB565 -> b.输出格式控制寄存器

LUT和EAB

双口RAM结构

FIFO结构

乒乓缓存结构

两块SRAM构成乒乓缓存

LLC2-时钟信号<像素>(13.5MHZ)

HREF行同步信号

VREF场同步信号

RTSO奇偶场标志信号

同一个存储器组的器件必须宽度相同

BANK1 SRAM(ARM)

BANK2 FPGA 映射(SRAM)

uc/os-2 实时操作系统

图像采集数据量大 时序要求严格 最高优先级任务

静态数组申请一块与一帧图像大小相同存储区域

图像采集任务-创建一个信号量

中断激活任务

减少系统切换时间-每一帧图像处理时间不应超过30ms

尽量把与视频处理有关程序放在视频采集任务中-uc/os要求系统函数可重入性

OS-ENTER_CRITICAL()-任务在访问图像存储数组时应关闭中断

OS_EXIT_CRITICAL()重新开启中断

基于ARM与FPGA架构的面阵CCD图像采集系统的设计

FPGA专用术语汇总-o

LUT 寄存器 三态缓冲器

网表-逻辑门列表

XILINX-EDIF/XNF格式

ModelSim行为仿真工具

打包到slice和IOB中..

NRE->ASIC供应商最开始费用

nw->纳瓦
内容来自用户分享和网络整理,不保证内容的准确性,如有侵权内容,可联系管理员处理 点击这里给我发消息
标签: