计算机组成原理(简答题)
2011-12-20 17:38
417 查看
1、 原码加减交替法,当第i次(非最后一次)运算结束时,余数Ri=10101,则下面要进行什么操作?
2、 指令的寻址方式有哪些?
3、 操作数的常用寻址方式有哪些?
4、 CPU至少应有哪几个寄存器或计数器?各有何作用?
5、 冯.诺依曼结构与哈佛结构的不同点是什么?
6、 CPU在运行程序过程中不断地访问存储器(取指令和存取数据),如何区分某次读操作从内存读取的是数据还是指令?
7、 I/O端口单独编址方式,在总线周期如何区分是访问内存还是访问I/接口?
8、 I/O接口与内存统一编址方式,在总线周期如何区分是访问内存还是访问I/接口?
9、 用RS-232为接口,进行7位ASCⅡ字符传送, 1个起始位,一个奇校验位,1个停止位,当波特率为9600波特时,传送一个字符需要多少时间?字符传输率是多少?比特率是多少?
10、 何为超标量流水线?
11、 双端口存储器的特点是什么?
12、 Cache-主存层次解决了什么问题?
13、 主存-辅存层次解决了什么问题?
14、 Cache-主存层次,地址映射和地址变换的区别是什么?
15、 在计算机中,加法、减法、乘法和除法都是通过加法实现的说法对吗?为什么?
16、 一个中断接口由哪些部件组成?
17、 一个DMA控制器由哪些部件组成?
18、 接口和端口有何不同?
19、 在通道方式,CPU要做的工作有哪些?
20、 DMA方式也有优先级,高级DMA请求能否打断正在进行的DMA传输?
21、 微指令格式如下:操作控制字段43位,判别测试字段4位,下地址字段9位,控制存储器的容量是多少?
22、 某机累加器字长8位,程序计数器PC 16位,数据总线8条,该机主存的容量最大有多少字节?
23、 若当前正在取指令,某非屏蔽中断源和某DMA控制器同时向CPU提出了中断请求和DMA请求,CPU首先响应哪个请求?为什么?
24、 一个系统中经由总线的一次数据传送需要500ns,总线控制权的传递,无论是 CPU到DMA模块,还是DMA模块到CPU,两个方向上都是250ns。一个有50KB/S数据传送率的I/O设备使用DMA。数据一次传送一个字节。若使用突发模式DMA,即块传送之前DMA模块获得总线控制权并一直维持对总线的控制直到整块都传送完毕。传送一个128字节块时,设备占用总线多长时间?
25、 一个DMA模块采用周期窃取的方法把字符传输到存储器,设备的传输率是9600位/S,处理器以1×106条指令/秒的速度获取指令(1MIPS)。一个指令周期平均为3个机器周期,DMA控制器每传送一个数据窃取1个总线周期,由于DMA模块,处理器将减慢多少(每秒减慢约多少条指令)?
26、 设CPU已开中断,在取指周期,优先级最高的中断源和某DMA控制器同时向CPU提出了中断请求和DMA请求,CPU首先响应哪个请求?为什么?
27、 若存控同时收到CPU和某通道的访问请求,它把访问权首先交给谁?
28、 某机器有4个DMA通道(CH0~CH3),CH0的优先权最高,CH3的优先权最低,若CH3控制数据传送时,CH0请求使用总线,CH3会马上终止传送并交出总线控制权码?为什么?
29、 中断周期CPU要完成哪些操作?
2、 指令的寻址方式有哪些?
3、 操作数的常用寻址方式有哪些?
4、 CPU至少应有哪几个寄存器或计数器?各有何作用?
5、 冯.诺依曼结构与哈佛结构的不同点是什么?
6、 CPU在运行程序过程中不断地访问存储器(取指令和存取数据),如何区分某次读操作从内存读取的是数据还是指令?
7、 I/O端口单独编址方式,在总线周期如何区分是访问内存还是访问I/接口?
8、 I/O接口与内存统一编址方式,在总线周期如何区分是访问内存还是访问I/接口?
9、 用RS-232为接口,进行7位ASCⅡ字符传送, 1个起始位,一个奇校验位,1个停止位,当波特率为9600波特时,传送一个字符需要多少时间?字符传输率是多少?比特率是多少?
10、 何为超标量流水线?
11、 双端口存储器的特点是什么?
12、 Cache-主存层次解决了什么问题?
13、 主存-辅存层次解决了什么问题?
14、 Cache-主存层次,地址映射和地址变换的区别是什么?
15、 在计算机中,加法、减法、乘法和除法都是通过加法实现的说法对吗?为什么?
16、 一个中断接口由哪些部件组成?
17、 一个DMA控制器由哪些部件组成?
18、 接口和端口有何不同?
19、 在通道方式,CPU要做的工作有哪些?
20、 DMA方式也有优先级,高级DMA请求能否打断正在进行的DMA传输?
21、 微指令格式如下:操作控制字段43位,判别测试字段4位,下地址字段9位,控制存储器的容量是多少?
22、 某机累加器字长8位,程序计数器PC 16位,数据总线8条,该机主存的容量最大有多少字节?
23、 若当前正在取指令,某非屏蔽中断源和某DMA控制器同时向CPU提出了中断请求和DMA请求,CPU首先响应哪个请求?为什么?
24、 一个系统中经由总线的一次数据传送需要500ns,总线控制权的传递,无论是 CPU到DMA模块,还是DMA模块到CPU,两个方向上都是250ns。一个有50KB/S数据传送率的I/O设备使用DMA。数据一次传送一个字节。若使用突发模式DMA,即块传送之前DMA模块获得总线控制权并一直维持对总线的控制直到整块都传送完毕。传送一个128字节块时,设备占用总线多长时间?
25、 一个DMA模块采用周期窃取的方法把字符传输到存储器,设备的传输率是9600位/S,处理器以1×106条指令/秒的速度获取指令(1MIPS)。一个指令周期平均为3个机器周期,DMA控制器每传送一个数据窃取1个总线周期,由于DMA模块,处理器将减慢多少(每秒减慢约多少条指令)?
26、 设CPU已开中断,在取指周期,优先级最高的中断源和某DMA控制器同时向CPU提出了中断请求和DMA请求,CPU首先响应哪个请求?为什么?
27、 若存控同时收到CPU和某通道的访问请求,它把访问权首先交给谁?
28、 某机器有4个DMA通道(CH0~CH3),CH0的优先权最高,CH3的优先权最低,若CH3控制数据传送时,CH0请求使用总线,CH3会马上终止传送并交出总线控制权码?为什么?
29、 中断周期CPU要完成哪些操作?
相关文章推荐
- 计算机组成原理(简答题)
- <简答题>计算机组成原理复习
- 计算机组成原理实验:查询式输出实验
- 计算机组成原理COP2000课设 原码一位乘
- 另一个视角解读计算机编码-补码编码 分类: 计算机组成原理 2011-03-10 20:31 307人阅读 评论(0) 收藏
- 2014年哈工大计算机考研计算机组成原理部分试题及答案
- 计算机组成原理重点总结(一)
- 计算机硬件及组成原理
- 计算机组成原理之指令调度和延迟分支
- 存储器的寻址问题 分类: 计算机组成原理 2011-04-04 23:24 477人阅读 评论(0) 收藏
- 【计算机组成原理】定点乘法运算之补码一位乘法(Booth算法)
- 计算机组成原理——屏蔽字设置
- 计算机组成原理往年试题以及答案(tzf!!!)
- 计算机组成原理 机器数的移位运算
- 计算机组成原理基础
- <计算机组成原理>cache及虚拟存储器
- 计算机组成原理:流水CPU
- 计算机组成原理输入输出系统5