UART的分频数锁存寄存器 divisor latches register
2011-07-16 12:33
756 查看
分频数锁存寄存器(URDLM和URDLL)
URRBR, URTHR和URDLL 共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLL;当URLCR寄存器的DLAB位为0时,对该共享地址的读操作将访问的是URRBR(receiver buffer register),对该共享地址的写操作访问的将是URTHR(transmitter holding register)。
URIER和URDLM共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLM;当URLCR寄存器的DLAB位为0时,所有对该共享地址的访问均访问的是URIER(interrupt enable register);
另外,URDLM和URDLL也拥有自己的专属地址,如果你使用它们的专属地址的话,则可以将URLCR寄存器的DLAB位清零,使共享地址默认的指向URRBR,URTHR和URIER这三个寄存器。
URDLM和URDLL的结构如下:
URRBR, URTHR和URDLL 共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLL;当URLCR寄存器的DLAB位为0时,对该共享地址的读操作将访问的是URRBR(receiver buffer register),对该共享地址的写操作访问的将是URTHR(transmitter holding register)。
URIER和URDLM共享同一个地址。当URLCR寄存器的DLAB位为1时,所有对该共享地址的访问均访问的是URDLM;当URLCR寄存器的DLAB位为0时,所有对该共享地址的访问均访问的是URIER(interrupt enable register);
另外,URDLM和URDLL也拥有自己的专属地址,如果你使用它们的专属地址的话,则可以将URLCR寄存器的DLAB位清零,使共享地址默认的指向URRBR,URTHR和URIER这三个寄存器。
URDLM和URDLL的结构如下:
相关文章推荐
- tiny210v2的UART硬件连接和所需寄存器
- win32常见寄存器register
- dsPIC33F串口发送一个数组到发送寄存器-UART
- 于堆栈的(Stack-based ) 和基于寄存器(Register-based) 的虚拟机区别
- JVM之PC寄存器(Program Counter Register)
- ARM时钟寄存器配置之分频配置
- FPGA中的锁存器(latch)、触发器(Flip-flop)、寄存器(register)(待补充)
- 什么是寄存器(Register)?收藏
- STM32F10x uart初始化以及寄存器说明
- S3C44B0的UART波特率计算公式---分频设置
- 于堆栈的(Stack-based ) 和基于寄存器(Register-based) 的虚拟机区别
- 任务寄存器(Task Register)
- STM32F10x uart初始化以及寄存器说明
- 寄存器(Register)
- int uart_register_driver(struct uart_driver *drv)
- UART的一些寄存器
- 锁存器(latch)、触发器(Flip-flop)、寄存器(register)的区别
- 寄存器(register memery)学习总结
- LPC系列arm处理器UART控制寄存器
- AXI-Lite:Simper,non-brust control register style interface 添加寄存器类型接口IP核详细使用步骤说明